FPGAを利用した回路設計実習を通して、ハードウェア記述言語の一種であるVerilog-HDLによる回路記述及びシミュレーション記述、論理合成やシミュレーション等の設計手順を理解し、実践的課題(24時間時計の設計)を通して効率的なディジタル回路の設計手法について習得します。
1.FPGA開発の概要
2.Verilog-HDL概要
3.テストベンチ作成とシミュレーション
4.機能記述と構文
5.サブルーチンと階層構造
6.総合実習
FPGAを利用した回路設計実習を通して、ハードウェア記述言語の一種であるVerilog-HDLによる回路記述及びシミュレーション記述、論理合成やシミュレーション等の設計手順を理解し、実践的課題(24時間時計の設計)を通して効率的なディジタル回路の設計手法について習得します。
1.FPGA開発の概要
2.Verilog-HDL概要
3.テストベンチ作成とシミュレーション
4.機能記述と構文
5.サブルーチンと階層構造
6.総合実習